Dispositivo de interfaz de monitor de pantalla
Descripción general
 EGA y otros circuitos I / F se cambian fácilmente a otros circuitos I / F, como VGA, que es la corriente principal, para suprimir el aumento de los costos. ] El divisor de frecuencia 12, la RAM de video 14 a 14c, el circuito de conversión P / S 15 a 15c, la memoria intermedia 16, el código 19 y el conector 20 se cambian de la siguiente manera. En el oscilador 11 de reloj, la frecuencia se cambia a frecuencia VGA (25,175 MHz), y se envía una señal de reloj para el procesamiento de imagen o similar. En el controlador de visualización 13, los parámetros de procesamiento se cambian de modo que el procesamiento de I / F VGA coincida con la temporización de procesamiento del monitor de visualización. En el conector 17, la conexión pin (número de conexión) se cambia para que sea compatible con la salida I / F del VGA. R en el conector 18, G, los datos de imagen de B, Rr resistor para cambiar respectivamente a partir de TTL EGA nivel a 0,7 Vp-P es un nivel de señal de imagen VGA, Rg, Rb y diodos Dr, Dg, Db Circuito de reducción de presión externa está conectado.
Campo técnico
La presente invención es un monitor de visualización utilizando en un monitor de pantalla de la computadora, convierte la interfaz de monitor (/ F I) de circuito, tales como EGA (adaptador de gráficos mejorada) Además del monitor de I / F de circuito tal como un VGA (Video Graphics Array) Para un dispositivo de interfaz.
Antecedentes de la técnica
Un monitor de visualización tal como una conectada a un ordenador personal reciente, con el tratamiento avanzado en el ordenador tan personal, EGA de CGA (Color Graphics Adapter), VGA, evoluciona XGA (Exteded Graphics Array), con este desarrollo La cantidad de colores a procesar aumenta y su resolución también aumenta. Actualmente, el monitor de visualización más utilizado es VGA. Es decir, en los últimos ordenadores personales, ya que se requiere la visualización de imágenes con alta resolución con varios colores, por ejemplo, la resolución máxima y el número de colores es '640 × 480 puntos, 16 colores' de alta resolución y multicolor VGA con función de visualización es la corriente principal.
EGA Por otra parte, los instrumentos y un monitor de pantalla conectada a un dispositivo de comunicación, en cuyo caso el contenido de visualización tales como texto o gráficos simples son muchos, colores particularmente versátil y de alta resolución para visualización de la imagen no se requiere (resolución máxima y '640 × 350 puntos, 16 colores' número de color de como máximo es suficiente in), para la corriente de VGA monitor de visualización es principalmente el uso de instrumentos y de alta versatilidad en el equipo de comunicación monitor de visualización VGA Ha sido forzado.
Por lo tanto, en los instrumentos de medición y los equipos de comunicación, se realizan cambios para adaptar el circuito de I / F EGA equipado (incorporado) al VGA principal. En este caso, el circuito EGAI / F está equipado para adaptarse a la VGA, a menudo haciendo cambios mínimos para limitar la imagen mostrada en los 8 colores.
La figura 8 es un diagrama de bloques que muestra una configuración de un circuito I / F EGA convencional. 8, este ejemplo, el oscilador de reloj 1 oscila a una frecuencia de oscilación (16.257MHZ), y se divide por el divisor 2 para generar una señal de reloj, como por ejemplo para procesar una señal de imagen predeterminada. Además, el controlador Deisupurei 3 a un microordenador (no mostrado) (MPU) y está conectado por una línea de bus, una RAM de vídeo (V RAM cromatografía) 4a, 4b, a 4c R (rojo), G (verde), B (azul) Y controla la lectura de los datos de imagen. R paralelo desde el 4c 4a RAM de vídeo, convierte G, los datos de imagen paralelo / serie (P / S) circuito de conversión 5a de B, 5b, 5c, respectivamente, en serie R, G, los datos de imagen del B.
R del 5c P / S conversión circuito 5a, G, y los datos de imagen B, la horizontal (H) de datos síncronos y datos (V) de sincronización vertical de controlador Deisupurei 3 se fija a la placa de circuito de montaje L a través de la memoria intermedia 6 Y se suministra a un conector (receptáculo) 7. Con el código 9 está conectado al conector (enchufe) 8 conectado al conector 7, y conectado al mismo un conector (enchufe) 10 se proporciona en el conector de la pantalla del monitor (no se muestra) para los extremos de la cuerda 9 (receptáculo) Ahí
La figura 9 es un diagrama de bloques que muestra una configuración cuando el circuito de I / F EGA que se muestra en la figura 8 se cambia a un circuito de I / F VGA. 9, en este caso modificado, la frecuencia de oscilación del oscilador de reloj 1 Para cambiar de 16.257MHZ a 25.175 MHz, R, G, para cambiar el nivel de los datos de imagen del nivel B convertidor 6a. Este cambio de nivel se cambia del nivel TTL en EGA a 0.7 VP-P, que es el nivel de señal de imagen de VGA. Y también cambia la conexión de pin (número de conexión) entre el convertidor de nivel 6a, el buffer 6b y el conector 7 para la interfaz VGA. Además, los parámetros de procesamiento del controlador de visualización 3 se cambian para coincidir con el tiempo de procesamiento del monitor de visualización. La conexión de los números de pin del conector 8, el cable 9 y el conector 10 permanece para el VGA.
Cambiando así el circuito EGAI / F para ser montado como un instrumento convencional o equipo de comunicación a un mínimo, en la actualidad, el monitor de visualización VGA se ha convertido en la corriente principal, se puede adaptar su funcionamiento y conexión Tu puedes
Tarea de solución
Sin embargo, con los cambios en la conexión con el conector 7 en la técnica anterior anteriormente, es necesario cambiar el componente de montaje en la placa de circuito de montaje, incluso en este mínimos cambios, la operación de cambio en la placa de circuito de montaje está extremadamente problemático . Por lo tanto, el montaje de toda la placa de circuito, para ser sustituido con el nuevo sustrato VGAI / F no se requiere para funcional, en particular, la cantidad utilizada es menor equipo de instrumentación y las comunicaciones, existe un problema de que una gran su carga de costos.
La presente invención es resolver los inconvenientes en la técnica convencional, la placa de circuito de montaje del circuito de I / F, tal como EGA usados ​​convencionalmente utilizado directamente, VGA otra tal es la corriente actual Es un objeto de la presente invención proporcionar un dispositivo de interfaz de monitor de visualización que se puede cambiar de manera fácil y fiable a un circuito de I / F y suprimir un aumento en el costo.
Solución
Para lograr el objeto anterior, una invención según la reivindicación 1, oscilador, un controlador de pantalla, la unidad de procesamiento de datos de imagen, un primer conector que se suministra señal de proceso y la señal de procesamiento está conectado al primer conector un circuito de interfaz que tiene un segundo conector para la entrega a un dispositivo externo, el dispositivo de interfaz de monitor de visualización para cambiar el circuito de interfaz de las otras especificaciones, cambiando la frecuencia de oscilación del oscilador, y cambia los parámetros del proceso del controlador de pantalla , Un elemento para cambiar el nivel de salida está conectado al segundo conector y la conexión se cambia mediante un cable conectado en un extremo al segundo conector que se conectará al tercer conector.
Un dispositivo de interfaz de monitor de visualización según la reivindicación 2, en el que dicho segundo conector y un cable que tiene un extremo conectado al otro extremo del cable, un tercer conector para la conexión a un dispositivo externo siempre que el segundo conector y / O el elemento para cambiar el nivel de salida está conectado al tercer conector.
En el dispositivo de interfaz de monitor de visualización según el tercer aspecto, la frecuencia de oscilación del oscilador se cambia a una frecuencia alta, y el elemento es una resistencia y / o un diodo.
Un dispositivo de interfaz de monitor de visualización de la reivindicación 1, 3, en el que dicha configuración, el circuito de interfaz, al cambiar el circuito de interfaz de las otras especificaciones, para cambiar la frecuencia de oscilación, y cambiar los parámetros del proceso del controlador de pantalla Lo ha hecho. También, dentro del segundo conector para la conexión con un aparato externo conectado al primer conector, por ejemplo, dentro de la clavija de conexión, una resistencia para cambiar el nivel de las señales de procesamiento de interfaz, dispositivos tales como un diodo Están conectados externamente. Además, la disposición de clavijas de la señal entre los conectores se convierte mediante un cable cuyo extremo está conectado al segundo conector y conectado al tercer conector. Por lo tanto, la placa de circuito montada del circuito de interfaz, tal como EGA convencionalmente utilizados utiliza tal como es, se puede cambiar fácilmente y de manera fiable a otros circuitos de interfaz, tales como VGA es la corriente principal actual. Por ejemplo, no es necesario reemplazar la placa de circuito montada y se suprime el aumento de costo.
En el dispositivo de interfaz de monitor de visualización según el segundo y tercer aspecto, cuando el segundo y el tercer conector están conectados con un cable y la señal de procesamiento de interfaz se suministra al dispositivo externo, el segundo monitor y / Elementos como resistencias y diodos para cambiar el nivel de la señal de procesamiento de la interfaz están conectados al conector del conector. Por lo tanto, los circuitos de interfaz, tal como EGA usa convencionalmente, cuando se cambia a otros circuitos de interfaz, tales como VGA es la corriente actual, por ejemplo, resistencias que están conectadas al conector, es fácilmente eliminarse de elementos tales como un diodo Por lo tanto, se obtiene el grado de libertad de su composición.
DESCRIPCIÓN DETALLADA DE LAS FORMAS DE REALIZACIÓN PREFERIDAS Las realizaciones del dispositivo de interfaz de monitor de visualización de la presente invención se describirán ahora en detalle con referencia a los dibujos. La figura 1 es un diagrama de bloques que muestra una configuración de una realización de un dispositivo de interfaz de monitor de visualización de la presente invención. En este ejemplo, el circuito de I / F EGA que se muestra en la figura 8 anterior se cambia al circuito de I / F VGA. En la Figura 1, el cambio de la frecuencia de oscilación en EGAI / F circuito (16.257MHZ) la frecuencia de oscilación para VGA (25,175 MHz), el generador de reloj 11 a la salida de la señal de reloj, la oscilación del oscilador de reloj 11 controlador Deisupurei divide la frecuencia a una frecuencia predeterminada, un divisor de frecuencia 12 para dar salida a una señal de reloj predeterminado, y controla el circuito VGAI / F, el cambio de los parámetros del proceso para que coincida con el tiempo de procesamiento de monitor de visualización VGA 13, respectivamente.
También convierte R (rojo), G (verde), una RAM de vídeo (V cromatografía RAM) 14a para procesar los datos de imagen de B (azul), 14b, y 14c, los datos paralelos desde 14c RAM de vídeo 14a en datos en serie paralelo / serie (P / S) 15a circuito de conversión, 15b, 15c y, R de la 15c P / S conversión circuito 15a, G, y los datos de imagen B, el horizontal del controlador Deisupurei 13 (H) los datos de sincronización y la vertical (V) memoria intermedia 16 para la salida de datos síncronos.
Además, fijado a la placa de circuito de montaje L, la salida de la memoria intermedia 16 (R, G, datos de imagen de B, la horizontal (H) de datos síncronos y datos de sincronización vertical (V)), compatibles con el VGA I / F de salida como tal, conectado al conector 17, R, G, conectores con una función de circuito de vacío para el cambio de los datos de imagen desde el nivel TTL de EGA en 0,7 Vp-P es un nivel de señal de imagen VGA B (enchufe) 18 .
Descompresión circuito R del conector (enchufe) dentro de 18, G, los datos de imagen de B, resistencias RR pasando respectivamente, Rg, y Rb, las respectivas resistencias Rr, Rg, entre tierra y el terminal de salida de Rb Y diodos Dr, Dg y Db conectados en una dirección hacia adelante (conectado a tierra en el cátodo). Por otra parte, un cable 19 tiene un extremo conectado al conector 18, el otro extremo del cable 19 está conectado, y un conector (enchufe) 20 conectado a un monitor de visualización de un conector (no mostrado) (receptáculo). Por cierto, el conector 17, respectivamente, de las patillas de conexión (número de conexión) conector 17 del conector 20 con un código de EGAI / F 19 y el conector 20 se utiliza para VGAI / F, conexiones de clavijas transversales (número de conexión) al cable Convertir
A continuación, se describirá la operación y función de esta realización. En esta configuración, el circuito EGA I / F convencional se cambia al circuito VGA I / F, y se realiza su operación. La señal de reloj desde el oscilador de reloj 11 se introduce en el 15c 15a S circuito P / conversión, señal de reloj también dividida a través del divisor de frecuencia 12 es introducida en el controlador Deisupurei 13. Los datos de imagen de R, G, B de una MPU (no mostrados) están escritos en la RAM de video 14 a 14 c. La RAM 14c, 14a vídeo escrito, respectivamente, en la R, G, datos de imagen B, basados ​​en la dirección de Deisupurei controlador 13 salidas secuencialmente se leen en la temporización del procesamiento de imágenes en el P / S de conversión 15a circuito 15c .
Los datos en paralelo de imagen R, G, B en el P / S circuito de conversión 15c 15a, respectivamente son de serie convertido a R, G, datos de imagen B, es introducida en el tampón 16. Los datos de imagen R, G, B, los datos de sincronización H y los datos de sincronización V de la memoria intermedia 16 se envían a un conector (receptáculo) 17. R en este caso, G, datos de imagen de B, los datos H de sincronización y los datos V de sincronización, así como la línea de tierra, ya que sin cambios de sustrato, están conectados mientras EGAI / F. convencional
A continuación, los datos de imagen de R, G, B es un conector de circuito en vacío (enchufe) 18 se cambia desde el nivel TTL de EGA en 0,7 Vp-P es un nivel de señal de imagen VGA. En el circuito de vacío aquí es la Rr resistencia, Rg, Rb y diodos Dr, DG, se reduce a 0,7 Vp-P por Db.
La figura 2 es un diagrama que muestra un estado de reducción del nivel de TTL del EGA. 2 (a) muestra R de EGA antes de la descompresión, G, el nivel de los datos de imagen de B bis (niveles TTL), la Fig. 2 (b), R un VGA bajo conector del circuito reducida (enchufe) dentro de 18, G , Se muestran los datos de imagen B, es decir, los datos de imagen R, G, B de 0.7 VP-P.
Otros datos de señal convertidos R, G, B es convertida por el cable 19 para adaptarse a otro conector de datos H de sincronización para VGAI / F conector 20 con datos de sincronización V y líneas de tierra.
Por lo tanto, en esta realización, cuando se cambia el circuito EGAI / F se muestra en la figura anterior. 8 VGAI / F circuito, en primer lugar, se cambia la frecuencia de oscilación para el procesamiento de señales, tales como imagen, además controlador Deisupurei 3 parámetros de procesamiento son cambiados. En este caso, con respecto a los cambios mencionados con un convencional 9, en el conector 18 para ser conectado a la pantalla del monitor, R, G, el nivel de los datos de imagen de B, y el nivel TTL EGA el nivel de señal de imagen VGA 0. debido al reducido a 7 vp-P, Rr resistor para el montaje engorroso placa de circuito L, Rg, Rb y diodos Dr, Dg, el trabajo adicional de circuito de conversión de nivel adicional u otro Db eliminado. Es decir, cambiar el tampón y el patrón de la placa de circuito de montaje L, como se describe con anterior Figura 9, y sus elementos de circuito periférico (por ejemplo, resistencias) para cambiar similares, para proporcionar una nueva reparaciones electrónicos Se vuelve innecesario
En otras palabras, la placa de circuito montado de la superficie confluente colocado montado cerca de la adición de nuevos componentes electrónicos imposibles, cambio de la frecuencia de oscilación como en este ejemplo, el cambio de los parámetros del proceso de controlador Deisupurei 3, ambos no ocurrir adicional los componentes electrónicos y los cambios de sustrato, las resistencias en el conector 18 Rr, Rg, Rb y diodos Dr, Dg, por entre externo y el conector de acuerdo con el cable 19 18 y 19 del convertidor conectado para la conexión Db, No es necesario descartar la placa de circuito montada provista con el circuito EGA I / F y fabricar una placa de circuito montada provista con un nuevo circuito VGA I / F. Es decir, no es necesario reemplazar la placa de circuito montada y se puede suprimir el aumento de costo.
A continuación, se describirá un ejemplo modificado del circuito de descompresión en el conector (enchufe) 18. La figura 3 es un diagrama de conexión que muestra un circuito reductor de presión constituido solo por resistencias. 3, en este ejemplo R, G, el nivel de los datos de imagen de B, y la reducción de la resistencia R en EGA de conexiones en serie de nivel TTL por la línea a 0,7 Vp-P es un nivel de señal de imagen VGA Lo ha hecho. El valor de la resistencia R en este caso, la impedancia característica en la entrada del monitor de visualización (no mostrado) (conector (enchufe) 20), por ejemplo, ajustarse para adaptarse a un estándar de 75 ohm (Omega).
La figura 4 es un diagrama de conexión que muestra un circuito reductor de presión constituido por una resistencia y un diodo. 4, en este ejemplo R, G, el nivel de los datos de imagen de B, el conector con una resistencia R proporcionada en el (enchufe) 18, el otro conector (enchufe) 20 R, G, datos de imagen B Conecte el diodo D en la dirección de avance entre línea y tierra. La resistencia R y el diodo D se proporcionan para cada línea de datos de imagen R, G, B. Con esta configuración, los datos de imagen se reducen del nivel TTL de EGA a 0.7 VP-P, que es el nivel de señal de imagen de VGA. Los valores característicos y el diodo resistencia R en este caso, la impedancia característica del extremo de entrada del monitor de visualización (conector (enchufe) 20), por ejemplo, pueden ajustar para que coincida con la de 75 ohmios (Omega).
La figura 5 es un diagrama de conexión que muestra un circuito de reducción de presión constituido por dos resistencias y diodos. 5, en este ejemplo R, G, el nivel de los datos de imagen de B, el conector (enchufe) resistencias y R y el diodo D se proporciona en el 18, resistencias conectadas en serie con el otro conector (enchufe) 20 R se proporcionan. Estas dos resistencias R y diodos D se proporcionan para cada línea de datos de imagen R, G y B. Con esta configuración, los datos de imagen se reducen del nivel TTL de EGA a 0.7 VP-P, que es el nivel de señal de imagen de VGA. Los valores característicos y el diodo D de las dos resistencias R en este caso, la impedancia característica de la extremo de entrada del monitor de visualización (conector (enchufe) 20), por ejemplo, puede configurar para que coincida con el de 75 ohmios (Omega).
La figura 6 es un diagrama de conexión que muestra un circuito reductor de presión compuesto por dos resistencias y dos diodos. 6, en este ejemplo R, G, el nivel de los datos de imagen de B, el conector (enchufe) resistencias y R y el diodo D se proporciona en el 18, resistencias conectadas en serie con el otro conector (enchufe) 20 R y un diodo D se proporcionan. Estas dos resistencias R y dos diodos D se proporcionan para cada línea de datos de imagen R, G, B. Con esta configuración, los datos de imagen se reducen del nivel TTL de EGA a 0.7 VP-P, que es el nivel de datos de imagen de VGA. Los valores característicos y los dos diodos D de dos resistencias R en este caso, la impedancia característica de la terminal de entrada del monitor de visualización (conector (enchufe) 20), por ejemplo, ajustar para que coincida con la de 75 ohmios (Omega) .
A continuación, en el caso en el que la memoria intermedia 16 está provista de un circuito limitador de corriente para protección, como se muestra en la figura 3, se proporcionan resistencias conectadas en serie. En el caso de solo esta resistencia R, incluso si se proporciona una resistencia en la placa de circuito montada L, su configuración no es complicada.
La figura 7 es un diagrama de circuito que muestra una configuración en el caso en el que la memoria intermedia 16 está provista de un circuito de limitación de corriente para protección. En la figura 7, en este ejemplo, una resistencia (por ejemplo, 150 Ω 550 Ω) está conectada entre el terminal de salida de la memoria intermedia 16 y el conector 17. En este caso, no se proporciona un circuito de despresurización en el conector 18, y el conector 18, el cable 19 y el conector 20 están conectados directamente.
Efecto de la invención
Como resulta evidente de la descripción anterior, de acuerdo con el dispositivo de interfaz de monitor de visualización de la reivindicación 1, 3, en el que el circuito de interfaz, al cambiar el circuito de interfaz de las otras especificaciones, para cambiar la frecuencia de oscilación, y un controlador de pantalla , Y un elemento para cambiar el nivel de la señal de procesamiento de la interfaz está conectado externamente al segundo conector para la conexión con el dispositivo externo conectado al primer conector la placa de circuito de montaje del circuito de interfaz, tales como EGA convencionalmente utilizados utiliza tal cual, se puede cambiar fácilmente y de manera fiable a otros circuitos de interfaz, tales como VGA es la corriente actual, no hay necesidad de reemplazar la placa de circuito de montaje, El aumento de costo puede ser suprimido.
De acuerdo con un dispositivo de interfaz de monitor de visualización de la reivindicación 2, en el que el dispositivo externo, al segundo conector y / o el tercer conector para la conexión entre dicho dispositivo de cambio de nivel de la señal de procesamiento de interfaz desde la conexión del dispositivo, los circuitos de interfaz, tal como EGA usa convencionalmente, cuando se cambia a otros circuitos de interfaz, tales como VGA es la corriente actual, resistencias que están conectadas al conector, el elemento tal como un diodo Es fácil de organizar y se puede obtener el grado de libertad de su configuración.
La figura 1 es un diagrama de bloques que muestra una configuración de una realización de un dispositivo de interfaz de monitor de visualización de la presente invención.
La figura 2 (a) es un diagrama que muestra los niveles de TTL de los datos de imagen de R, G, B en el EGA en la realización. (B) es un diagrama que muestra un nivel de VGA obtenido reduciendo el nivel de TTL de los datos de imagen de R, G, B en la realización.
La figura 5 es un diagrama de conexión que muestra un circuito reductor de presión constituido solo por resistencias en la realización de la figura 3.
La figura 5 es un diagrama de conexión que muestra un circuito reductor de presión constituido por una resistencia y un diodo en la realización de la figura 4.
La figura 5 es un diagrama de conexión que muestra un circuito de descompresión constituido por dos resistencias y diodos en la realización de la figura 5.
La figura 6 es un diagrama de conexión que muestra un circuito de descompresión que comprende dos resistencias y dos diodos, respectivamente, en la realización de la figura 6;
Es un diagrama de circuito que ilustra una configuración de circuito de descompresión en la que se proporciona el circuito de limitación de corriente para la protección en el tampón En la realización Figura 7.
La figura 8 es un diagrama de bloques que muestra una configuración de un circuito I / F EGA convencional.
La figura 9 es un diagrama de bloques cuando el circuito EGA I / F se cambia al circuito VGA I / F en el ejemplo convencional.
11 oscilador de reloj
13 Controlador de pantalla
14a 14c Video RAM
15a 15c circuito de conversión P / S
16 búferes
Conector 17, 18, 20
Diodos Dr, Dg, Db
Rr, Rg, Rb resistor
19 códigos
Reclamo
Con la reivindicación 1 oscilador, un controlador de pantalla, la unidad de procesamiento de datos de imagen, un primer conector que se suministra señal de proceso y un segundo conector para la entrega de la señal de tratamiento para conectarse al primer conector a un dispositivo externo el circuito de interfaz, en el dispositivo de interfaz de monitor de visualización para cambiar el circuito de interfaz de las otras especificaciones, cambiando la frecuencia de oscilación del oscilador, y, junto con el cambio de los parámetros del proceso del controlador de visualización, el segundo conector, el nivel de salida Y una conexión se cambia por un cable cuyo extremo está conectado al segundo conector y está conectado al tercer conector.
2. El conector de acuerdo con la reivindicación 1, en el que un cable al que se conecta un extremo y un tercer conector conectado a un dispositivo externo se proporcionan en el otro extremo del cable, y el segundo conector y / , Y un elemento para cambiar el nivel de salida está conectado al dispositivo de interfaz del monitor de visualización.
3. Dispositivo de interfaz de monitor de visualización según la reivindicación 1 o 2, en el que la frecuencia de oscilación del oscilador se cambia a una frecuencia alta, y el elemento es una resistencia y / o un diodo.
Dibujo :
Application number :1996-160924
Inventors :株式会社東芝
Original Assignee :浅田弘